时间:9月25日
地点:无锡太湖国际博览中心A6馆
9月25日,芯和半导体将参加在无锡市太湖国际博览中心A6馆举办的“第二十二届中国半导体封装测试技术与市场年会暨第六届无锡太湖创芯论坛”。芯和半导体创始人、总裁代文亮博士将于25日下午的“专题一:先进封装和测试技术”中发表题为《高算力芯片Chiplet先进封装设计与多物理场仿真》的主题演讲。
活动简介
中国半导体封装测试技术与市场年会,是国内唯一涵盖整个半导体封测行业的最具影响力的专业研讨会。第二十二届中国半导体封装测试技术与市场年会暨第六届无锡太湖创芯论坛将由中国半导体行业协会封测分会主办,由中科芯集成电路有限公司、江苏省无锡蠡园经济开发区管理委员会、滨湖区工业和信息化局、无锡市集成电路学会和北京菲尔斯信息咨询有限公司承办。
本次会议以“融合创新、协同发展”为主题,对先进封装测试技术、特色封测工艺技术、封装测试设备、关键材料、创新与投资等行业热点问题进行研讨。会议将邀请政府领导及业界知名专家学者和企业家阐述我国半导体产业政策和发展方向,诚邀您出席盛会。
主题演讲
演讲主题:
高算力芯片Chiplet先进封装设计与多物理场仿真
演讲人:
芯和半导体创始人、总裁代文亮博士
时间:
9月25日 16:25-16:50
地点:
无锡太湖国际博览中心A6馆会场一
演讲摘要:
人工智能对算力的需求永无止境,高性能计算芯片采用Chiplet技术已成为后摩尔时代的行业共识,有力突破了半导体晶圆先进制程工艺带来的芯片PPA提升瓶颈。Chiplet集成系统实现面临架构探索,顶层规划,物理实现,多物理场分析,系统验证等一系列挑战,构建针对Chiplet集成设计流程与相应的EDA平台是Chiplet产品落地的首要考虑。本次分享将聚焦当前高算力芯片Chiplet先进封装设计的典型应用,结合实际案例阐述Chiplet新的设计流程与多物理场仿真EDA方案,解决信号完整性、电源完整性、热及应力等方面的问题,助力用户加速Chiplet集成系统的开发与优化。
专题一议程
注:最终议程以活动当天发布为准,大会其他议程可点击左下角 “阅读原文” 查看。
扫码报名
芯和半导体2.5D/3DIC Chiplet
先进封装EDA平台
注:本文图片均由活动官方公众号半导体封测年会提供。
点击 “阅读原文” ,查看大会完整议程并了解更多活动详情。
更多相关文章