指导单位
EDA²
上海集成电路行业协会
上海集成电路技术与产业促进中心
时间
2024年10月25日
(周五)
地点
上海喜玛拉雅酒店 三楼大宴会厅
(浦东新区梅花路 1108 号)
扫码抢票,锁定伴手礼
XTUG2024
重磅主旨演讲嘉宾
XTUG2024
上海集成电路协会秘书长
郭奕武
EDA平方秘书长
曾璇
上海汽车芯片工程中心有限公司CEO
贺青
北京京东方传感技术有限公司传感研究院院长
车春城
北京芯力技术创新中心有限公司总经理
丁珉
阿里云智能集团首席云服务器架构师和研发总监,CXL和Ucle董事会成员
陈健
* 排名不分先后,更多嘉宾更新中
技术论坛演讲嘉宾
XTUG2024
数字平台化赋能业务仿真
赵晟
中兴通讯股份有限公司
SI高级系统工程师
演讲简介:
传统仿真业务流存在大量的痛点,导致仿真业务存在仿真效率较低,人员依赖度高,知识无有效积累等问题。通过数字化平台的建设,整合仿真工具,采集并复用仿真过程数据。实现仿真过程的自动化,提高仿真质量与数据的可复用性,降低仿真人员业务能力需求,赋能仿真业务数字化发展。
先进封装与系统集成技术的创新与挑战
张春艳
华进半导体封装先导技术
研发中心有限公司
研发总监
演讲简介:
先进封装与系统集成技术发展的背景与现状,提出了先进封装与系统集成的创新路径与挑战。展示了华进半导体封装先导技术研发中心有限公司在先进封装和系统集成技术方面的一些成果,chiplet的设计与仿真技术能力,采用了有源硅转接板技术实现网络转发功能的3D chiplet模块,3D的硅光集成模块,以及晶上系统的案例。
助力AI芯片先进封装(PDN)解决方案
谢哲玮
村田电子(中国)投资有限公司
产品技术经理
演讲简介:
近年来,随着AI和高性能计算(HPC)算力的提升的技术发展趋势下,电子电路要求更低的电压却更高的电流,降低了对电压波动的容忍度。这种转变源于半导体节点变得更小以及集成电路功能变得更加复杂。实现这种平衡需要大幅降低阻抗,而其中"电源分配网络(PDN)"的设计显得格外重要,若要实现最小阻抗的关键要点是使用合适的去耦合电容器,以及通过优化电路设计来达成。此演讲中, 村田电子将分享不同的解决方案和降低阻抗的事例以及相关技术支持服务。另外, 村田电子也致力于与全球和国产的EDA企业合作, 透过此演讲来一起了解村田电子与芯和半导体在元器件库和仿真软件上的合作。
Sub6G射频模组系统仿真与设计实现
倪建兴
锐石创芯(深圳)科技股份有限公司
董事长&CEO
演讲简介:
n77+n79高端射频模组的设计与仿真中,射频电路设计是Sub6G模组设计的核心部分,包括信号调制、放大、滤波和传输等各个环节在此介绍一些模块的设计与仿真关键要点:
如射频模组中功耗和效率的重要部分的功率放大器设计;
以及决定信号接收质量的低噪声放大器(LNA)设计,透过通过仿真和匹配网络优化,确保LNA在频率范围内提供良好的增益和低噪声;
用于选择信号带宽并抑制杂波的滤波器设计,常用滤波器有带通滤波器和低通滤波器,在Sub6G频段,需要平衡插入损耗和带外抑制性能,常见设计方法包括采用介质(IPD/LTCC谐振器等滤波器的设计与仿真可以借助CST或HFSS来模拟电磁行为。
40G UCIe IP Solution
Delivering Maximum Bandwidth for Die-to-Die Connectivity
左庆华
新思科技 (Synopsys,Inc.)
Applications Engineering,
Principal Engineer
演讲简介:
SNPS全面的Multi-Die设计解决方案,涵盖UCIe控制器、物理层(PHY)及验证IP。该UCIe PHY已获多家行业领先企业采用,并在多种工艺上取得流片成功。该IP以40Gbps的速率运行,实现了最大的die-edge和功率效率、低延迟,并支持标准和先进的封装技术,同时符合最新的UCIe规范。UCIe控制器基于通用协议,实现芯片间的超低延迟连接,确保优异的互操作性。
光电芯片2.5D先进封装设计和SI仿真
彭银和
光本位科技(上海)有限公司
封测VP
演讲简介:
本次演讲介绍了大矩阵光计算芯片和电芯片的2.5D先进封装设计和SI仿真,具体的结构是1个大尺寸的光芯片和多个xDAC,多个xADC,多个wDAC等多种电芯片堆叠在一个大尺寸的Si Interposer上,然后再堆叠在ABF基板上完成封装。光计算芯片中存在种类繁多的I/O信号,包括高速SerDes串行信号、并行总线、EOM高速调制信号、DAC/DAC信号、模拟权重信号等多种信号类型,以及多种数字和模拟电源;相较于当前电芯片的GPU封装的Die to Die布线更复杂,而且不同一次性的进行自动布线。初期就需要整体规划布线方案,确认布线资源,并提前进行Si前仿进行优化和迭代。基于新思的3DIC compiler设计软件和芯和的Metis仿真软件,以及CUMEC fab厂的大力支持,最终完成了性能符合要求的光电芯片2.5D封装设计。
AI智算网络时代下的Chiplet&
互联趋势与解决方案
马巍
奇异摩尔(上海)集成电路
设计有限公司
副总裁
演讲简介:
在人工智能飞速发展的今天,我们迎来了大模型时代。随着模型和计算规模的爆炸式增长,算力需求激增,对计算及数据中心架构提出了前所未有的挑战。在这样的背景下,万卡乃至数十万卡集群成为了AI大模型训练的新基建。AI网络正面临从网间、GPU片间及单个芯片内等多层次的互联瓶颈。本次演讲将深入介绍AI 高性能网络的核心需求及互联趋势并详细介绍奇异摩尔Kiwi Fabric互联架构,包括片内Chiplet高性能互联芯粒、UCIe D2D IP 及GPU片间加速芯粒等高性能互联解决方案。
高速相干光模块设计与仿真分析
艾梦瑶
烽火通信科技股份有限公司
信号完整性工程师
演讲简介:
本次演讲将从发展趋势、工作原理、应用场景、关键构造等方面展开介绍高速相干光模块。还将探讨光模块信号完整性的仿真问题,特别是针对单盘、光模块和光器件之间的全链路光电联合仿真方案,并通过测试数据对仿真结果进行验证,确保仿真结果的可靠性。
DDR仿真的挑战与实战经验
周曦
飞腾技术(长沙)有限公司
高级仿真工程师
演讲简介:
主要介绍内存信号和电源仿真的一些经验,内容主要包含封装设计,主板设计,理论分析和仿真对比等内容,同时也会包含一些仿真建模方法学上的一些研究性内容。
基于芯和Metis的先进封装工艺和
设计协同优化
徐欣
上海易卜半导体有限公司
研发部工程总监
演讲简介:
先进封装的背景;
易卜半导体易卜自主开发的COORS®-R和COORS®-V 芯粒集成先进封装技术对标TSMC的CoWoS-R/L技术;
Metis在先进封装领域的前仿的叠层工艺和参数优化;
Metis在先进封装领域的后设计仿真和优化。
* 排名不分先后,更多嘉宾更新中
大会简介
XTUG2024
从 Open AI 到英伟达 Blackwell GPU,从 ChatGPT 到 Sora 大模型, 从 AI 数据中心到无人驾驶,人工智能正深刻改变各个领域,开启一个波澜壮阔的新时代。
前所未有的高算力、大带宽与低延迟需求,使得传统的以 SoC 为中心的半导体设计方法面临严峻挑战。在此背景下,以 Chiplet 为代表的集成系统,从全局系统分析的角度切入,实现三维芯片的先进封装与高速互联,已成为全球最新趋势。
2024 芯和半导体用户大会以
“集成系统创新,连接智能未来”
为主题,聚焦“系统设计分析”
大会分为
主旨演讲和技术分论坛
涵盖AI Chiplet 系统与高速高频系统的众多前沿技术、成功应用与生态合作的最新成果
并将正式发布
Xpeedic EDA2024 软件集
这不仅是一个展示中国 EDA 创新能力的平台,更是预见未来中国智能集成系统的舞台。
我们诚挚邀请您出席本次活动,借助这一专业的技术交流平台,与来自芯片设计、制造及封装领域的专家和工程师分享设计理念与实践经验,共同探讨行业发展智慧,把握国内集成电路发展的新机遇。
部分大会合作伙伴
XTUG2024
* 排名不分先后,更多合作伙伴更新中
期待在金秋十月与您相聚,共襄盛会
携手开启赋能人工智能的新篇章
扫码抢票,锁定伴手礼
XTUG2024
点击阅读原文,进入报名链接。
更多相关文章