周期
共找到 16 条记录
文摘   2024-11-22 11:25   上海  
        首先,从铜互连吸收(或耗散)能量的简单评估开始,以1V信号幅值传递到100Ohm差分传输线的功率为10mw。如果考虑到发射机后端电阻,它将加倍到20mw。假 ...
文摘   2024-11-21 11:24   上海  
       耦合微带线由于奇偶传播模式相速度不相等而表现出强烈的远端串扰(FEXT)。如下图所示,在偶模的情况下,更大一部分电场在衬底材料中传播,因此有效介电常数比奇模介 ...
文摘   2024-11-20 11:24   上海  
当两个共面平行走线在耦合长度上靠得很近时,如图所示,它们是电磁耦合在一起的。当两个互补信号传输时,存在由互感和电容量确定的相互电磁耦合。这就是所谓的差分信号。差分阻抗(Zd ...
文摘   2024-11-19 11:25   上海  
       前面对串扰的形成机理进行了讲解(信号传输线crosstalk形成机理分析),串扰是来自耦合到信号链路的结构的不需要的噪声,它会降低有用的信号,降低数据传输速率 ...
文摘   2024-11-18 11:25   上海  
       可以说,PCB和封装互连中的串扰是可能导致信号退化的最复杂现象之一。它是由信号链路之间以及信号链路与配电系统之间不必要的耦合引起的。这种影响是确定的,但在很多 ...
文摘   2024-11-15 11:20   上海  
前面介绍了PI评估时用到的CPM中的Rdie(芯片电源完整性中芯片Rdie参数的影响和分析),本文来介绍另一个重要的参数Cdie。随着晶体管尺寸的减小,在电路的有源业务模式 ...
文摘   2024-11-14 14:21   上海  
“数字互连”的分析是对互连线仿真后由特性阻抗和传播常数定义的频域分析。互连中的数字信号是在组件之间传输比特的调幅脉冲序列,从技术上讲,“数字互连”分析问题是脉冲传播建模的时 ...
文摘   2024-11-13 11:23   上海  
理想的数字互连是在信号带宽范围内具有特征阻抗和相位延迟平坦,并且终端电阻等于特征阻抗的无损传输线。在这样的互连中,由发射器产生的比特将无缝地流入接收器,而不受比特率的限制。 ...
文摘   2024-11-12 11:25   上海  
       当今微处理器的进步对计算机工业产生了最重大的影响,内存、磁盘速度、图形加速器和接口卡也有了很大的发展,计算机总线技术的进步使每秒千兆字节的数据传输速率向前推进 ...
文摘   2024-11-11 15:27   上海  
前面有文章介绍了MIM电容对电源性能的好处(芯片电源中MIMCAP设计及噪声收益评估 ),本文接着来介绍电源网络中芯片侧相关的电容的重要性,包括MIMcap、CPM。大家知 ...
文摘   2024-11-10 09:33   上海  
为了克服硅中间层技术的尺寸限制,并实现更好的处理器和存储器集成,开发了一种基于硅interposer的新型2.5D SiP,如图所示。多个芯片集成在一个接口层(interp ...
文摘   2024-11-08 16:31   上海  
电源完整性在当今高速串行链路的成功设计中起着越来越重要的作用,随着电源电压的降低以及功耗的降低,电源噪声和耦合成为整个系统设计的重要组成部分。电源PDN的基本目标是为每一个 ...
文摘   2024-11-06 15:29   上海  
       在将发送信号的直流偏置电平传递给接收端的系统中,通常使用串联直流阻塞电容器(又称耦合器)作为工业标准总线信号。这有助于来自不同IP供应商的具有不同直流偏置电平 ...
文摘   2024-11-05 14:19   上海  
随着对数据网络带宽需求的增加,数据速率每隔几年就会翻一番。允许的loss预算是有限的,为了不同系统之间互操作性的合规性目的,对终端设备的眼图性能参数有最低要求。在服务器芯片 ...
文摘   2024-11-04 11:20   上海  
2.5D interposer技术目前广泛用于异构集成,以增加逻辑和存储密度,并具有高带宽,低延迟的片对片接口。随着技术的不断进步,interposer die的尺寸也在不 ...
文摘   2024-11-01 14:35   上海  
PCI-Express (PCIe5)是一种点对点串行通信标准,支持2.5GB/s、5GB/s和8GB/s、16GB/s和32GB/s数据速率。随着单位间隔(UI)的缩小, ...
芯片SIPI设计
专注于SOC芯片级、系统级端到端SIPI设计;致力于分享SIPI领域硬核知识;可提供培训、咨询全系统SIPI设计;欢迎关注、分享、相互学习。
 热门文章