高速serdes接口在FCBGA封装设计上的Crosstalk问题的考虑

文摘   2024-10-23 11:20   上海  

       

 

在HPC和数据中心应用领域,Serdes在单封装设计上的数据速率正连续的逐渐上升,而FCBGA封装形式由于具有高走线密度和好的电气性能广泛地被应用在各个领域。

       高速信号的信号完整性对保证数据的可靠、准确传输起着重要的作用,多种因素有助于信号完整性,如传输线的良好阻抗控制,接地信号屏蔽和最小的串扰效应。在确定衬底堆叠后,可以通过采用适当的线宽和间距布线设计来满足目标阻抗要求。良好的阻抗控制减少了信号反射,改善了信号失真。较大的信号间距或接地屏蔽也可以减少信号间串扰的影响。采用地-信号-信号-地(GSSG)走线拓扑的带状线是高速SerDes信号采用上述策略的有效途径。传输线的串扰可以用下面的公式来表示:

芯片SIPI设计
专注于SOC芯片级、系统级端到端SIPI设计;致力于分享SIPI领域硬核知识;可提供培训、咨询全系统SIPI设计;欢迎关注、分享、相互学习。
 最新文章