集成电路低功耗设计技术整理

科技   教育培训   2024-07-17 18:18   上海  





~  回复  以下关键词  查看更多IC设计教程 ~
目前支持的关键词有:
Innovus                            ICC or IC Compiler
DC or Design Compiler   PT or PrimeTime
User Guide or UG            Leda
VCS                                  Formality
工艺节点                           低功耗
CTS                                   vim or gvim
...

低功耗设计一直是数字IC设计中的重要一环,也是很多公司面试笔试的一个重要知识点。为此,知识星球整理了超级完整的低功耗设计技术总结(积累了7-8年的笔记,共3万字、129页,图文并茂,还带目录和标签方便查阅),绝对是后端设计必备,欢迎加入星球查看更加完整全面的低功耗设计内容(二维码见文末)


同时星球里面有长达500页、8.5万字的Innovus教程,欢迎大家加入(二维码见文末)。星球里面还有IR-drop、Timing等相关专题同样精彩。


下面是公众号中曾经发表过的低功耗系列推文:

功耗设计方法概述:
低功耗设计技术
数字后端低功耗 -- 多种低功耗技术及其在IC后端布局中的应用

寄存器传输级低功耗设计技术:
低功耗设计策略--状态机编码和解码
低功耗设计策略--资源共享
低功耗设计策略--二进制数表示法

降低静态功耗的技术:
与状态相关的Leakage power(State-dependent leakage power)
1、堆叠效应
润物细无声--却鲜为人知的低功耗设计技术--Stack Effect

2、电源门控(Power/Ground Gating)
低功耗设计技术--Power Gating--Power Switching Cell
低功耗设计技术--Power Gating--Isolation Cell
低功耗设计技术--Power Gating--Retention Register(状态保持寄存器)

3、多阈值电压(Multi‐threshold Voltage CMOS Circuit)
低功耗技术及其后端物理实现--多阈值电压技术

4、体偏置(Body Bias
低功耗技术:体偏置(Body Bias)

5、Transistor Sizing with Longer Channel Length
轻松的低功耗策略 | Transistor Sizing with Longer Channel Length

降低动态功耗的技术:
1、门控时钟(Clock Gating)
妇孺皆知的低功耗技术 | 门控时钟(Clock Gating, CG)技术
忆往昔--集成门控时钟技术的前世--分离门控时钟技术
Memory门控时钟低功耗 --在Floorplan和Placement阶段有何考虑?
效果贼棒 | 门控时钟低功耗--Auto Bound 与Physical Aware Clock Gating
集成门控时钟 多级门控时钟 层次门控时钟 门控时钟的形式验证
门控时钟的可测性设计(DFT)
形式验证 - 门控时钟如何处理?
门控时钟低功耗--在Placement阶段有什么技巧?

XOR自门控与Design Compiler topo实现 | 送网易云课程优惠券

2、数据门控(Data Gating)
低功耗设计技术之Data Gating(数据门控)与Operand Isolation(操作数分离)

3、多电源电压(Multi VDD Circuit Technology)
低功耗设计技术--Multi VDD
低功耗设计技术--Multi VDD--Level shifter

4、动态电压频率调整(Dynamic Voltage Frequency Scaling, DVFS
电压缩放技术(Voltage Scaling)概述与动态电压频率缩放(DVFS)技术
自适应电压缩放(Adaptive Voltage Scaling, AVS)

5、Multi-bit Flip-flop(MBFF)
低功耗设计技术--Multi-Bit Flip-Flop(MBFF)技术


UPF CPF:

UPF与低功耗设计实现实例 -- 附UPF与DC综合脚本

CPF应用实例


PTPX低功耗分析相关:

PTPX功耗分析教程-1 附Averaged Power Analysis脚本

PTPX功耗分析教程-2 附Time-Based Power Analysis脚本

如何用nWave查看PTPX生成的功耗波形文件



星球简介


目前星球中一共分享了19本+系统性的、整理成册的笔记,高达55万字+,2024年星球将分享更多私人笔记,逐步完善整个IC设计生态。
以后知识星球也会陆续会开放:
《Timing/DRV修复的专题笔记》 《ICC2 flow教程》 《Makefile在IC设计中的应用》和 《RedHawk教程笔记》 等等。
目前已上传的笔记有:
  • 低功耗设计技术总结 - 3万字,129页
  • IR drop的分析与修复总结 - 4.3千字,20页
  • 数字后端理论及实践-ICC干货笔记 - 11万字,423页
  • 数字后端理论及实践-Innouvs教程(第4版)- 5.7万字,316页
  • ICC2教程-星球精编版 - 2万字,125页
  • 数字后端理论及实践-Innouvs教程(第5版)- 11.8万字,635页
  • 面试笔试题整理 面试笔试经验分享(第1版)- 1.6万字,48页
  • 面试笔试题整理 面试笔试经验分享(第2版)- 2.3万字,87页
  • ICC2 ICC与Innovus的命令对照(第1版)
  • Tcl与DesignCompiler教程(第1版)- 6.1万字,183页
  • DRC规则讲解、DRC的检查与修复(第1版)- 7.3千字,26页
  • Congestion的分析与修复专题(第1版)- 1.2万字,41页 
  • Perl-Tk教程(第1版)- 1.6万字 73页
  • 星球精华推文分类整理合集(第1版)- 1.8万字,75页
  • 星球精华推文分类整理合集(第2版)- 4.4万字,160页
  • 面试笔试题整理 面试笔试经验分享(第3版)- 2.7万字,96页
  • 星球精华推文分类整理合集(第3版)- 6.6万字,240页
  • 时序分析与sdc专题笔记(第1版) - 3.1万字,115页
  • 星球精华推文分类整理合集(第4版)- 8.4万字,296页
  • 更多教程、笔记持续更新中。。。 

集成电路设计及EDA教程
知识 前端 后端 DFT 低功耗 验证 EDA 1rtl检查:LEDA 2仿真:VCS 3逻辑综合:DC 4形式验证:Formality 5布局布线:ICC 6STA:PT 7功耗分析:PTPX 8DRC LVS:Calibre
 最新文章