1
工作简介
超宽禁带氧化镓是实现超高压、大功率、低损耗器件的核心电子材料,满足新能源汽车、光伏风电等功率模组应用需求。然而氧化镓热导率极低,限制了氧化镓高功率器件的发展。近日,中国科学院上海微系统与信息技术研究所(以下简称为上海微系统所)异质集成XOI课题组与哈尔滨工业大学孙华锐教授课题组通过“万能离子刀”剥离转移技术制备了高质量的碳化硅基氧化镓薄膜,并结合底部封装技术实现了具有极低器件热阻的氧化镓MOSFETs。相关研究成果以“Extremely Low Thermal Resistance of β‑Ga2O3 MOSFETs by Cointegrated Design of Substrate Engineering and Device Packaging”为题发表在Top期刊ACS Applied Materials & Interfaces上。论文共同第一作者分别为上海微系统所的博士生瞿振宇、赵天成与哈尔滨工业大学的博士生谢银飞。论文通讯作者为上海微系统所的徐文慧助理研究员、欧欣研究员与哈尔滨工业大学的孙华锐教授。
2
研究背景
上海微系统所异质集成XOI课题组与哈尔滨工业大学通过衬底集成与器件封装的协同设计,成功实现器件热阻低至4.45 K·mm/W的碳化硅基氧化镓MOSFET制备,并通过三维拉曼图谱与COMSOL仿真相结合实现对MOSFET器件内部温度的三维可视化,为氧化镓大功率器件热管理研究提供了有效的技术方案。
3
研究亮点
通过离子束剥离技术与底部封装技术制备碳化硅基氧化镓晶圆的流程如图1(a)所示,先通过H离子注入使氧化镓中形成缺陷层,再将注入后的氧化镓晶圆与4H-SiC晶圆进行键合形成异质晶圆。在后续退火过程中氧化镓晶圆会沿着缺陷层断裂,从而得到异质集成的碳化硅基氧化镓薄膜。对该薄膜进行抛光后按照图1(b)的流程进行MOSFET的制备,所得器件标记为GaOSiC MOSFET。以同样的流程在商业的同质外延氧化镓片上进行MOSFET的制备,称为Homo. GaO MOSFET。在完成MOSFET的制备后,通过用银浆的烧结使裸片固定在Cu/AlN/Cu基板上,完成器件的底部封装,其流程与最终的器件结构如图1(c)所示。
图1 (a)异质集成GaOSiC晶圆的制备流程;(b) Homo. GaO MOSFET和GaOSiC MOSFET的制备流程;(c)银浆烧结过程与器件结构示意图。
图2(a)展示了通过离子束剥离制备得到的GaOSiC异质界面,通过对等离子激活程序进行优化,其界面非晶层密度得到很好的控制,仅为~1 nm。良好的界面使得界面处的热输运变得更加有效,图2(b)展示了利用TTR表征的GaOSiC与Homo. GaO晶片的热输运性质,提取得到GaOSiC晶片中氧化镓层热导率为6.5 ± 0.6 W/m·K,相比于Homo. GaO晶片中的11.6 ± 0.2 W/m·K略有下降,这主要是由异质集成氧化镓薄膜中声子与界面散射所致。由于界面处极薄的非晶层厚度,Ga2O3/4H-SiC界面热阻低至6.67 ± 2 m2·K/GW,是目前已报道的最低值。
图2 (a)Ga2O3/4HSiC界面的HRTEM图像;(b)GaOSiC与Homo. GaO晶片300 K时的归一化瞬态热反射曲线。
为了对氧化镓功率器件进行有效热管理,利用三维拉曼测试与COMSOL仿真相结合实现对GaO器件内部温度可视化分析。通过更改激光聚焦位置与深度测得器件中不同位置的拉曼图谱,并通过拉曼峰位置的偏移提取出该点的温度,并对COMSOL仿真结果进行校准可实现工作状态下器件中的3D温度分布。图3(a)和(b)分别展示了通过器件表面的横向温度分布与栅极靠漏极侧边缘的纵向温升分布,在相同功率下,Homo. GaO MOSFET中的温升显著高于GaOSiC MOSFET,并且热量集中在表面的栅极靠漏极侧边缘。图3(c)和(d)则展示了同为5.68 W/mm的功率密度下COMSOL仿真所得的Homo. GaO MOSFET和GaOSiC MOSFET的温升分布,可以明显看出相较于Homo. GaO MOSFET,GaOSiC MOSFET中的温度更低且分布更加均匀。
图3 Homo. GaO MOSFET和GaOSiC MOSFET的(a)横向(b)纵向温升分布;仿真得到的功率为5.68 W/mm下(c)Homo. GaO MOSFFET和(d)GaOSiC MOSFET的三维温升分布(交叉位置为拉曼测量位置)。
图4(a)中对比了封装前后的GaOSiC和Homo. GaO MOSFET的器件热阻,将底部的Ga2O3衬底更换为高导热的4H-SiC衬底后,其器件热阻降低了84%,在结合底部封装后,其热阻更进一步降低到了封装前Homo. GaO MOSFET的约1/10,仅为4.45 K mm/W。如图4(b)所示,该结果与金刚石基GaN HEMT相当,为目前氧化镓MOSFET的最低值,证实了衬底集成与器件封装的协同设计对于提升器件散热性能的有效性。
图4 (a)封装前后的Homo. GaO MOSFET和GaOSiC MOSFET热阻对比;(b) 本工作的氧化镓MOSFET与已报道的氧化镓MOSFET和氮化镓HEMT器件热阻对比。
4
总结与展望
5
原文传递
文章链接:https://doi.org/10.1021/acsami.4c08074
6
参考文献
来源:上海微系统所,集成电路材料实验室,异质集成XOI课题组
声明:我们尊重原创,也注重分享;文字、图片版权归原作者所有。转载目的在于分享更多信息,不代表本号立场,如有侵犯您的权益请及时联系,我们将第一时间删除,谢谢!
(5)《芯片制造—半导体工艺制程实用教程》
以上资料已经上传知识星球,如需获取更多资料,可选择成为半导体在线的知识星球会员。