Process-Architecture-Optimization制程架构优化是英特尔在2016年为其主流微处理器推出的临时开发模型,此前由于涉及10纳米工艺的重大延迟和挑战,他们的Tick-Tock模型被逐步淘汰。
在制程-架构-优化模型下:
- 制程-在每个流程中,英特尔都根据摩尔定律推进了制程工艺。每个新工艺都引入了更高的晶体管密度,通常还有许多其他优点,如更高的性能和更低的功耗。在“制程”中,英特尔将之前的微架构改装到新制程上,这本质上可以产生更好的性能和节能。在“制程”中,通常只引入一些功能和改进。
- 架构-英特尔使用其“制程”中最新的制造工艺来制造新设计的微架构。新的微架构设计时考虑到了新制程,通常引入了英特尔最新的大特性和功能。在这个周期阶段,通常会添加新的指令。
- 优化-随着每次优化,英特尔改进他们之前的微架构,而无需引入任何大额费用。(例如,在Kaby Lake中,使用了一个名为“14 nm+”的优化制程。增强的工艺对它进行了一些晶体管级修改(例如更高的鳍片),允许在相同的电压水平下获得更高的频率。)