IEEE IP-XACT 标准概述

文摘   2024-11-23 06:00   上海  

作者:Cadence System

翻译:Brian

校对:Mike

文:https://resources.system-analysis.cadence.com/blog/overview-of-the-ieee-ip-xact-standard



无论您从事电路板设计、半导体设计还是软件开发,您的组织都将拥有一组需要跟踪、保护和移交给生产的 IP。无晶圆厂半导体公司越来越依赖硅 IP 的开发和转让来简化其设计和生产操作。与其他硬件开发领域一样,标准可以帮助将 IP 转让给供应商和制造商,以及集成第三方 IP 以适应芯片设计日益复杂的情况。
IEEE IP-XACT 是一种为半导体 IP 提供标准化数据结构并帮助将 IP 转让给制造商、第三方和客户的标准。以标准化格式进行的 IP 转让简化了技术集成和新产品批量生产的过渡。该标准可能是芯片生产、集成到先进制造中以及缩短先进产品上市时间的重要驱动力。

IP 在现代芯片设计中很重要
现代异构集成产品、使用供应商 IP 的先进 SoC 以及 IP 许可都在半导体设计和制造中取得了显着增长。尽管将不同的 IP 设计和集成到单个产品中应该遵循基于电气接口和设计规则的明确规则,但不一致的数据格式使这种集成变得复杂。
在芯片设计中 IP 实现行业标准化之前,将不同的 IP 集成到新产品中非常耗时,并且可能导致设计错误。挑战包括:
  • 难以构建一致的验证测试平台
  • 不同的 IP 之间开发了错误的接口
  • 传播到原型中的设计错误

更长的上市时间
IP-XACT 标准的当前修订版(也称为 IEEE Std. 1685-2022)旨在通过标准化用于描述半导体 IP 的数据格式来克服这些挑战。该标准是使用 XML 模式开发的,使其独立于工具且可互操作。由于新功能和数据需要在芯片设计中标准化,因此可以扩展数据集而不会失去兼容性。最新修订版于 2022 年发布,标准中的功能可在半导体设计和验证软件中使用。

IP-XACT 中的新功能
最新 IEEE Std. 1685-2022 支持的新数据功能包括:
  • HDL 和 SystemVerilog 接口的描述
  • 混合信号网表端口中模拟和混合信号属性的描述
  • 电源域描述和电源域绑定
  • 运行时可配置组件模型参数的描述
  • 参数化寄存器定义和寄存器实例

芯片设计的这些重要方面延伸到利用各种 IP 块的高级产品的验证中。

用于验证的 IP 传输
作为设计验证的一部分,IP 用于开发测试台,但这需要特定的专业知识或对 IP 的第一手了解。IP-XACT 标准可以通过标准化开发验证环境的工作流程来帮助简化向验证的过渡。使用标准化的 IP 传输数据格式可以为不同的 IP 构建统一的测试台,从而实现一致的验证流程和视图。这意味着可以在原型设计之前发现产品设计数据中 IP 集成中的任何错误,从而最终降低开发成本。

IP-XACT 的软件支持
如今,半导体软件供应商正在使用 IP-XACT 标准进行 IP 开发、传输和集成。IP-XACT 标准有助于实现 SoC 组装、IP 重用和第三方 IP 集成等诸多方面的自动化。该标准非常灵活,可以通过简化集成与设计重用过程中未标准化的旧 IP 一起使用。
如今,商业设计应用程序将指导设计人员完成基于 IP 的系统配置流程,该流程将旧 IP 包含在单个产品中。设计人员可以创建、开发和打包完整的子系统以供重用,这对于异构集成产品和 SoC 非常重要。


IP-XACT 设计重用
IP-XACT 的最新变化不仅仅是技术更新,它们还支持芯片设计人员和验证工程师在构建更先进、更集成的产品时使用的工作流程。鉴于需要更强大的半导体来支持高级应用领域,行业需要像 IP-XACT 这样的标准来跟上这些设备日益增长的复杂性及其在半导体制造中的复杂性。这符合系统设计和 PCB 设计的相关趋势,其中标准化数据结构可以更有效地将数据交接给生产。
当今的复杂设备将继续使用第三方 IP、异构集成和更先进的封装技术。确保使用 Cadence 的全套系统分析工具来验证您最先进的设计。只有 Cadence 为任何应用和任何复杂程度提供了一套全面的电路、IC 和 PCB 设计工具。Cadence PCB 设计产品还集成了多物理场求解器进行热分析,包括验证热敏感芯片和封装设计。

软硬件协同设计 HW-SW Co-Design
欢迎后台留言,AI 客服全天在线。脱离物理硬件,开发测试和调试软件。基于虚拟原型的软硬件协同设计,提前一年实现产品上市创收,降低一半开发时间。
 最新文章