AGM AG32/AGRV2K系列 纯CPLD使用流程(AGRV2KL48 为例)供流程参考

文摘   2024-09-05 08:11   上海  

一、软件/硬件安装

此次用到的软件如下图所示:Quartus、Supra

Supra下载—

链接:

https://pan.baidu.com/s/1eVXGb10pj_GHZhK-m2ZF6w?pwd=1234

提取码:1234

(下载最新版)


此次用到的硬件:AGRV2KL48开发板(双晶振版本,同时调试CPLD和MCU),AGM Blaster专用下载器



二、生成项目

1、打开刚刚安装好的Supra:File-Pro-New Pro新建工程


2、Tools-Migrate输入设计信息



我这里输入设计名称、芯片型号AGRV2KL48(按照具体型号选择)



接下来需要选择一个ve文件,这个ve文件为IO的管脚位置设置文件,这个文件可以用txt“新建文本”编辑后更改为ve文件即可,如下:



3、设计生成next



4、Quartus打开工程并设计




写入逻辑


编译成功后其逻辑数不能超过2K



代码中用到了PLL的ip核,AGM的该型号支持PLLIP,其中关于pll的输入时钟,即系统时钟解释如下:(该款FPGA用了双晶振8M无源和50M有源,50M是纯cpld使用,8M无源是给内部纯mcu使用,其中PIN2引脚默认50MHz有源,这也是该芯片的一个优势)



Tools-Tcl生成vo文件



选择af_quartus-run




转到Supra生成bin文件Tools-Com



点击:run


bin生成成功





三、下载


硬件连接(GND、TCK、TMS)


烧录方式选择CMSIS-DAP,Query device ID,program



成功


感谢CSDN@平日光辉分享


公司网站:www.agm-micro.com

土人观芯
AGM微电子运营,探讨关于半导体的一切,聊聊半导体公司的运营,半导体技术的科普,也给公司打打广告。
 最新文章