笔试面试 | 往年联发科笔试面试经验分享(整体流程+必备内容+基础内容考察点)

教育   职场   2024-07-30 10:50   陕西  

    仅供复习参考,题型差不多,IC类全是简单题,掌握方法,熟悉基础知识和方法,会做多少做多少。好好准备,尽量参加第一批笔试,别想着第二批占便宜

1. 笔试整体流程

    时间安排:19:00开始,20:30结束,一个半小时做题时间,全程有摄像头监控,手机扫码监控(可用于上传做题的图片);

    数字IC类的笔试一般全部是简答题,前面大概是9个必做题,后面复合题里一般是3个题选2个做,做题可以用草稿纸,然后用手机拍照上传。

建议提前15分钟先登进去等着,如果进不去赶紧联系邮件里的人员帮忙解决;

    做题过程中不要做让人容易引起误会的事情,退出不相干的电脑和手机程序,特别是电脑上容易出弹窗消息的程序,鼠标不要太靠近电脑边缘部分防止手抖切出界面,有消息发进来也不要太紧张,不回消息不接电话,防止被判作弊。

笔试面试考点 |【内推】联发科技25届提前批招聘笔&面试通关攻略(软件类、IC类、硬件类、通信类)


2. 笔试必备内容准备

    联发科笔试中几乎每年都会出现的一个开放性的题目:请描述一下你在学校完成的项目的架构和自己负责的部分,在项目中有什么收获等等这个题是大家现在就可以提前准备好的,选取1个自己最拿得出手的项目去写就ok了,想好怎么去描述自己的项目,如果能画出来系统架构图、系统结构框图之类的,然后结合简短的描述就很ok了。

    注意!虽然这个题目的分数和其他题目一样,但是我觉得这个题目是很重要的,另外不要用长篇大论去描述,因为时间有限且题量较大,要留出来时间给其他题目,建议用框图+必要说明

    突出和岗位要求的匹配度,强调解决问题的能力,在其中解决了什么样的问题,这个问题有什么样的价值,突出个人的思考。


3. 笔试基础内容准备

    联发科的笔试考察点比较综合,涉及到数字电路基础、数字信号处理、电路分析、脚本语言、C语言、Verilog代码编程、数字IC基础、逻辑思维等,遇到了实在不会做的可以不做,比如说模电的内容有些确实不会了没关系的。这种一般是按照大类分岗位,进去以后可能会细分方向,不会因为你这道题目不会做就刷掉你,尽可能做出来自己擅长的内容。 

题型:

    数字电路基础:公式化简、卡诺图化简、用基础逻辑门搭出来复杂逻辑等;

    数字信号处理:FIR滤波器、IIR滤波器、FFT结构等;

    基于电路的时序分析:熟悉时序分析基础知识、概念,会做简单分析;

    电路分析:电容电感、基尔霍夫定律等;

    脚本语言:Perl语言,不会的话用其他的python、tcl等应该也可以给分;

    C语言:简单编程,很简单,有一定C语言基础即可,初学者水平,可以在草稿纸上手写拍照上传,自己在答题框手敲可能会毕竟慢,还不好对齐代码;

    Verilog代码编程:FSM状态机序列检测、同步FIFO等,写不出来全部尽量画个状态转移图、结构图等;

    数字IC基础:数字IC前端设计流程、复位、亚稳态、寄存器锁存器、Glitch-free电路等;

    逻辑思维:逻辑思维分析的题目,比如烧绳子、倒水之类的;

    好好准备,尽量参加第一批笔试。我能够理解有人想等第一批做完分享出来题目,然后自己第二批就毕竟占便宜了,呵呵,大家都没有那么傻,第一批做完笔试早参加面试比较好,名额多,第二批几号开始还不知道呢,很可能没有第二批笔试机会。

    祝大家都能找到满意的实习和秋招offer!——【点赞、收藏不迷路,持续更新享不停】


第一手的FPGA、数字IC、通信、嵌入式、校招消息:FPGA探索者

     

往期推荐

笔试 | 联发科数字IC岗20年提前批(回忆版带解析)(上)

笔试 | 联发科数字IC岗20年提前批(回忆版带解析)(下)

联发科笔试题——Glitch free 无毛刺时钟切换电路、时钟无缝切换、时钟无毛刺切换技术

联发科数字IC简答题(9)——异步复位同步释放问题

经验分享 | 联发科提前批笔试准备-6月30笔试,知己知彼百战不殆

存储器相关问题汇总【SRAM】【DRAM】【SDRAM】【Flash】【EPROM】【EEPROM】

2020年大疆芯片开发(一)【FPGA资源】【存储器问题】【Source clock latency 约束】

Xilinx 7 系列 FPGA 底层资源-- 内部结构之CLB(LUT查找表、Flip-Flop、进位链、MUX)

数字IC笔试题(11)——LUT查找表【FPGA底层资源

笔试 | 代码与门电路,底层资源映射(一段代码会对应到什么门电路)

25实习必备——数字IC八股文集锦(FPGA底层资源;复位;数字IC设计流程;STA静态时序分析;分频;FIFO;亚稳态)

CMOS和TTL与非门多余输入端处理方法【门电路相关问题】

2020大疆数字IC校招笔试题(3)——CMOS 反相器

数字IC笔试题(3)——TTL和CMOS电路

FPGA探索者
FPGA+数字IC笔试面试,无线通信物理层及数字信号处理,半导体芯片行业求职,校招社招实习,职场趣事,行业动态,打工人必备。
 最新文章